当前的电路板设计普遍需要应对低成本、高速度、高密度、小型化以及快速实现等需求的挑战,设计者需要一种方法,以更短、更具可预测性的设计周期对其设计意图进行录入。随着新标准界面、架构使用率的提高,以及设计时间的压缩,硬件设计师需要一种设计系统,能根据其方法与技术的进化需要而调整。Cadence® Allegro® Design Authoring是一种可调节的易于使用的解决方案,用于快速设计意图的创建(连通性加上高速约束),也就是俗称的原理图设计。
Cadence提供了完整的、可调整的应用于印刷电路板(PCB)的设计创建、管理和重用的技术。将原理图设计输入功能与广泛的仿真和电路板布局技术相结合,Cadence能够帮助用户在开始阶段抓住设计意图。不管是用于设计新的模拟电路、为现有的PCB修改原理图图表,还是设计一个带有HDL模块的数字块图表,Cadence原理图输入技术让用户可以输入、修改和检验PCB设计。这种易于使用的技术让用户能够将创造力用于设计捕捉,而不是工具操作。分层式原理图页面编辑器具有Windows的用户界面,并拥有专门面向设计输入任务和发布设计数据的功能特性。集中化的项目管理实现了原理图数据的完美交换,可以进行电路仿真、电路板布局和信号完整性分析。设计规则检查(DRC)机制有助于消除代价高昂的工程变更(ECO)。可以从原理图数据里创建出一份基本的原料单(BOM)。